桂林电子科技大学学报

2017, v.37;No.150(03) 228-233

[打印本页] [关闭]
本期目录 | 过刊浏览 | 高级检索

基于FPGA的PLC浮点运算系统的设计与实现
Design and implementation of PLC floating-point operation system based on FPGA

曹鹏;张彤;冯磊;

摘要(Abstract):

针对传统PLC应用领域中控制器浮点运算速度慢、精度低的问题,提出了基于FPGA的PLC浮点运算系统的实现方案。根据编译原理设计了程序转化软件IEC_TO_FPGA,实现了IEC 61131-3标准的结构化文本语言到Verilog HDL语言的转换。通过研究IEEE754标准的浮点数的表示及加减、乘除运算规则,利用硬件描述语言Verilog HDL实现了单精度浮点数基本的加减、乘、除的运算功能。在Quartus II环境下,将转换生成的程序进行功能仿真,验证了FPGA-PLC浮点运算系统的可行性。

关键词(KeyWords): PLC;;FPGA;;结构化文本;;浮点运算

Abstract:

Keywords:

基金项目(Foundation): 国家自然科学基金(61362021)

作者(Author): 曹鹏;张彤;冯磊;

Email:

文章评论(Comment):

序号(No.) 时间(Time) 反馈人(User) 邮箱(Email) 标题(Title) 内容(Content)
反馈人(User) 邮箱地址(Email)
反馈标题(Title)
反馈内容(Content)
扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享